aboutsummaryrefslogtreecommitdiffstats
path: root/src/intel/tools/tests/gen8
ModeNameSize
-rw-r--r--add.asm3216logstatsplain
-rw-r--r--add.expected1920logstatsplain
-rw-r--r--and.asm2319logstatsplain
-rw-r--r--and.expected1392logstatsplain
-rw-r--r--asr.asm474logstatsplain
-rw-r--r--asr.expected288logstatsplain
-rw-r--r--bfe.asm370logstatsplain
-rw-r--r--bfe.expected192logstatsplain
-rw-r--r--bfi1.asm158logstatsplain
-rw-r--r--bfi1.expected96logstatsplain
-rw-r--r--bfi2.asm187logstatsplain
-rw-r--r--bfi2.expected96logstatsplain
-rw-r--r--bfrev.asm158logstatsplain
-rw-r--r--bfrev.expected96logstatsplain
-rw-r--r--break.asm316logstatsplain
-rw-r--r--break.expected192logstatsplain
-rw-r--r--cbit.asm158logstatsplain
-rw-r--r--cbit.expected96logstatsplain
-rw-r--r--cmp.asm8290logstatsplain
-rw-r--r--cmp.expected4992logstatsplain
-rw-r--r--cont.asm158logstatsplain
-rw-r--r--cont.expected96logstatsplain
-rw-r--r--cr0.asm1204logstatsplain
-rw-r--r--cr0.expected672logstatsplain
-rw-r--r--csel.asm1207logstatsplain
-rw-r--r--csel.expected624logstatsplain
-rw-r--r--else.asm234logstatsplain
-rw-r--r--else.expected144logstatsplain
-rw-r--r--endif.asm234logstatsplain
-rw-r--r--endif.expected144logstatsplain
-rw-r--r--fbh.asm158logstatsplain
-rw-r--r--fbh.expected96logstatsplain
-rw-r--r--fbl.asm244logstatsplain
-rw-r--r--fbl.expected144logstatsplain
-rw-r--r--frc.asm158logstatsplain
-rw-r--r--frc.expected96logstatsplain
-rw-r--r--halt.asm316logstatsplain
-rw-r--r--halt.expected192logstatsplain
-rw-r--r--if.asm392logstatsplain
-rw-r--r--if.expected240logstatsplain
-rw-r--r--lrp.asm463logstatsplain
-rw-r--r--lrp.expected240logstatsplain
-rw-r--r--lzd.asm158logstatsplain
-rw-r--r--lzd.expected96logstatsplain
-rw-r--r--mach.asm364logstatsplain
-rw-r--r--mach.expected192logstatsplain
-rw-r--r--mad.asm4030logstatsplain
-rw-r--r--mad.expected2064logstatsplain
-rw-r--r--math.asm2469logstatsplain
-rw-r--r--math.expected1488logstatsplain
-rw-r--r--mov.asm11686logstatsplain
-rw-r--r--mov.expected6960logstatsplain
-rw-r--r--mul.asm2501logstatsplain
-rw-r--r--mul.expected1488logstatsplain
-rw-r--r--nop.asm66logstatsplain
-rw-r--r--nop.expected48logstatsplain
-rw-r--r--not.asm158logstatsplain
-rw-r--r--not.expected96logstatsplain
-rw-r--r--or.asm1450logstatsplain
-rw-r--r--or.expected864logstatsplain
-rw-r--r--pln.asm790logstatsplain
-rw-r--r--pln.expected480logstatsplain
-rw-r--r--rndd.asm395logstatsplain
-rw-r--r--rndd.expected240logstatsplain
-rw-r--r--rnde.asm158logstatsplain
-rw-r--r--rnde.expected96logstatsplain
-rw-r--r--rndz.asm158logstatsplain
-rw-r--r--rndz.expected96logstatsplain
-rw-r--r--sel.asm2649logstatsplain
-rw-r--r--sel.expected1584logstatsplain
-rw-r--r--send.asm365487logstatsplain
-rw-r--r--send.expected105120logstatsplain
-rw-r--r--sendc.asm8379logstatsplain
-rw-r--r--sendc.expected2400logstatsplain
-rw-r--r--shl.asm1062logstatsplain
-rw-r--r--shl.expected624logstatsplain
-rw-r--r--shr.asm632logstatsplain
-rw-r--r--shr.expected384logstatsplain
-rw-r--r--wait.asm86logstatsplain
-rw-r--r--wait.expected48logstatsplain
-rw-r--r--while.asm316logstatsplain
-rw-r--r--while.expected192logstatsplain
-rw-r--r--xor.asm158logstatsplain
-rw-r--r--xor.expected96logstatsplain