aboutsummaryrefslogtreecommitdiffstats
path: root/src/intel/tools/tests/gen7.5
ModeNameSize
-rw-r--r--add.asm5500logstatsplain
-rw-r--r--add.expected3120logstatsplain
-rw-r--r--and.asm3005logstatsplain
-rw-r--r--and.expected1776logstatsplain
-rw-r--r--asr.asm968logstatsplain
-rw-r--r--asr.expected576logstatsplain
-rw-r--r--bfe.asm369logstatsplain
-rw-r--r--bfe.expected192logstatsplain
-rw-r--r--bfi1.asm238logstatsplain
-rw-r--r--bfi1.expected144logstatsplain
-rw-r--r--bfi2.asm185logstatsplain
-rw-r--r--bfi2.expected96logstatsplain
-rw-r--r--bfrev.asm238logstatsplain
-rw-r--r--bfrev.expected144logstatsplain
-rw-r--r--break.asm476logstatsplain
-rw-r--r--break.expected288logstatsplain
-rw-r--r--cbit.asm238logstatsplain
-rw-r--r--cbit.expected144logstatsplain
-rw-r--r--cmp.asm13383logstatsplain
-rw-r--r--cmp.expected7584logstatsplain
-rw-r--r--cont.asm238logstatsplain
-rw-r--r--cont.expected144logstatsplain
-rw-r--r--dim.asm173logstatsplain
-rw-r--r--dim.expected96logstatsplain
-rw-r--r--dp2.asm352logstatsplain
-rw-r--r--dp2.expected192logstatsplain
-rw-r--r--dp3.asm512logstatsplain
-rw-r--r--dp3.expected288logstatsplain
-rw-r--r--dp4.asm518logstatsplain
-rw-r--r--dp4.expected288logstatsplain
-rw-r--r--dph.asm432logstatsplain
-rw-r--r--dph.expected240logstatsplain
-rw-r--r--else.asm238logstatsplain
-rw-r--r--else.expected144logstatsplain
-rw-r--r--endif.asm238logstatsplain
-rw-r--r--endif.expected144logstatsplain
-rw-r--r--f16to32.asm158logstatsplain
-rw-r--r--f16to32.expected96logstatsplain
-rw-r--r--f32to16.asm158logstatsplain
-rw-r--r--f32to16.expected96logstatsplain
-rw-r--r--fbh.asm238logstatsplain
-rw-r--r--fbh.expected144logstatsplain
-rw-r--r--fbl.asm410logstatsplain
-rw-r--r--fbl.expected240logstatsplain
-rw-r--r--frc.asm318logstatsplain
-rw-r--r--frc.expected192logstatsplain
-rw-r--r--halt.asm316logstatsplain
-rw-r--r--halt.expected192logstatsplain
-rw-r--r--if.asm476logstatsplain
-rw-r--r--if.expected288logstatsplain
-rw-r--r--lrp.asm369logstatsplain
-rw-r--r--lrp.expected192logstatsplain
-rw-r--r--lzd.asm238logstatsplain
-rw-r--r--lzd.expected144logstatsplain
-rw-r--r--mach.asm1280logstatsplain
-rw-r--r--mach.expected672logstatsplain
-rw-r--r--mad.asm3753logstatsplain
-rw-r--r--mad.expected1872logstatsplain
-rw-r--r--math.asm3572logstatsplain
-rw-r--r--math.expected2160logstatsplain
-rw-r--r--mov.asm15576logstatsplain
-rw-r--r--mov.expected8976logstatsplain
-rw-r--r--mul.asm4689logstatsplain
-rw-r--r--mul.expected2640logstatsplain
-rw-r--r--not.asm318logstatsplain
-rw-r--r--not.expected192logstatsplain
-rw-r--r--or.asm1790logstatsplain
-rw-r--r--or.expected1056logstatsplain
-rw-r--r--pln.asm790logstatsplain
-rw-r--r--pln.expected480logstatsplain
-rw-r--r--rndd.asm564logstatsplain
-rw-r--r--rndd.expected336logstatsplain
-rw-r--r--rnde.asm238logstatsplain
-rw-r--r--rnde.expected144logstatsplain
-rw-r--r--rndz.asm238logstatsplain
-rw-r--r--rndz.expected144logstatsplain
-rw-r--r--sel.asm5072logstatsplain
-rw-r--r--sel.expected3024logstatsplain
-rw-r--r--send.asm129560logstatsplain
-rw-r--r--send.expected36096logstatsplain
-rw-r--r--sendc.asm8720logstatsplain
-rw-r--r--sendc.expected2496logstatsplain
-rw-r--r--shl.asm1225logstatsplain
-rw-r--r--shl.expected720logstatsplain
-rw-r--r--shr.asm887logstatsplain
-rw-r--r--shr.expected528logstatsplain
-rw-r--r--wait.asm87logstatsplain
-rw-r--r--wait.expected48logstatsplain
-rw-r--r--while.asm476logstatsplain
-rw-r--r--while.expected288logstatsplain
-rw-r--r--xor.asm396logstatsplain
-rw-r--r--xor.expected240logstatsplain